導語:MIT和康涅狄克大學的研究人員為多核芯片設計了一套新的緩存管理規(guī)則,能顯著改進芯片性能,降低能耗。
晶體管越來越小,芯片也越來越快,但無論芯片有多快,將數據從一邊移動到另一邊仍然需要時間。到目前為止,芯片設計師是通過放置充當緩存的本地存儲器解決這個問題。緩存被用于儲存最頻繁訪問的數據,便于訪問。但讓一個緩存服務于一個處理器或一個核心的時代已經過去,緩存的管理變成了一大挑戰(zhàn),而處理器核心之間需要共享數據,連接核心的通信網絡的物理布局也必須考慮在內。

現在,MIT和康涅狄克大學的研究人員為多核芯片設計了一套新的緩存管理規(guī)則,能顯著改進芯片性能,降低能耗。論文《TheLocality-AwareAdaptiveCacheCoherenceProtocol(PDF)》發(fā)表在IEEEInternationalSymposiumonComputerArchitecture會議上,新緩存設計減少芯片15%的執(zhí)行時間,節(jié)省25%的能耗。
更多資訊請關注電力電子頻道
中傳動網版權與免責聲明:
凡本網注明[來源:中國傳動網]的所有文字、圖片、音視和視頻文件,版權均為中國傳動網(www.wangxinlc.cn)獨家所有。如需轉載請與0755-82949061聯系。任何媒體、網站或個人轉載使用時須注明來源“中國傳動網”,違反者本網將追究其法律責任。
本網轉載并注明其他來源的稿件,均來自互聯網或業(yè)內投稿人士,版權屬于原版權人。轉載請保留稿件來源及作者,禁止擅自篡改,違者自負版權法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯系,否則視為放棄相關權利。
下一篇:
?
蘋果新專利:內置傳感器的可伸縮觸控筆?
蘋果觸控筆的電容筆尖可根據長短不同,繪制出不同的線條。例如,筆尖伸出筆桿較短時,在屏幕上繪制出來的線條極細。當筆尖伸出筆桿較長時,則會與屏幕產生不...