基于雙極點補償?shù)亩嗦份敵龇醇る娫吹难芯?/p>

時間:2013-10-08

來源:網(wǎng)絡轉載

導語:在實際應用中,由于不同整機廠會采用不同廠家的SDRAM,PCB布線也會因為機器結構原因發(fā)生較大變化,時鐘工作頻率和選用器材的不一致性等。這些因素的組合,往往使布線延時問題變得復雜。

在高速數(shù)字視頻系統(tǒng)應用中,使用大容量存儲器實現(xiàn)數(shù)據(jù)緩存是一個必不可少的環(huán)節(jié)。SDRAM就是經常用到的一種存儲器。

但是,在主芯片與SDRAM之間產生的時序抖動問題阻礙了產品的大規(guī)模生產。在數(shù)字電視接收機的生產實際應用中,不同廠家的PCB板布線、PCB材料和時鐘頻率的不同,及SDRAM型號和器件一致性不同等原因,都會帶來解碼主芯片與SDRAM間訪問時序的抖動問題。

本文利用C-NOVA公司數(shù)字電視MPEG-2解碼芯片AVIA9700內置的SDRAM控制器所提供的時序補償機制,設計了一個方便使用的內存時序測試軟件工具,利用這個工具,開發(fā)測試人員可在以AVIA9700為解碼器的數(shù)字電視接收機設計和生產中進行快速診斷,并解決SDRAM的時序問題。

數(shù)字電視系統(tǒng)

SDRAM時序控制

AVIA9700內集成了一個SDRAM控制器,該控制器提供一套完整的SDRAM接口。AVIA9700與SDRAM接口中的控制線、地址線和數(shù)據(jù)線都同步在MCLK時鐘上。圖1是用兩片16位SDRAM組合形成32位數(shù)據(jù)線的典型連接示意圖。

圖1SDRAM與AVIA9700典型鏈接示意圖

圖1SDRAM與AVIA9700典型鏈接示意圖

SDRAM控制線

正確讀寫時序條件

AVIA9700解碼芯片訪問SDRAM的時序如圖2所示。

圖2AVIA9700訪問SDRAM時序示意圖

圖2AVIA9700訪問SDRAM時序示意圖

要正確訪問SDRAM,建立時間和保持時間很關鍵。建立時間在觸發(fā)器采樣之前,在這段時間,數(shù)據(jù)必須保持有效的時間,否則會產生setupviolation;保持時間在解發(fā)器開始采樣之后,數(shù)據(jù)必須保持有效的時間,否則會產生holdviolation。因此,要正確讀寫SDRAM的時序條件,需要滿足以下兩個公式:

SDRAM_Setup_time_min

這里,T_cycle為SDRAM時鐘周期,Controlsignalvalid為控制信號從時鐘上升沿到輸出有效時間,delay為布線所引起的延時。

對于低頻設計,線互連和板層的影響很小,可以不考慮。當頻率超過50MHz或信號上升時間Tr小于6倍傳輸線延時時,互連關系必須以傳輸線理論納入考慮之中,而在評定系統(tǒng)性能時也必須考慮PCB板材料的電參數(shù)。由于AVIA9700輸出時鐘信號MCLK工作在108MHz~148.5MHz之間,所以設計時必須考慮布線延時引起的SDRAM時序問題。

AVIA9700SDRAM

時序控制機制

為了補償布線延時,滿足公式(1)和公式(2)的要求,AVIA9700的內置SDRAM控制器提供了兩個延時補償參數(shù):SDRAM_CLK_IN和SDRAM_CLK_OUT。這兩個參數(shù)都是8位的整數(shù),可以提供不同的時鐘延時組合,解決各種復雜數(shù)字電視接收機系統(tǒng)中的SDRAM時序問題。

通過嵌入式應用軟件,開發(fā)人員可以調整SDRAM_CLK_IN的參數(shù)來控制讀入數(shù)據(jù)的時鐘延時。同樣,對SDRAM_CLK_OUT的設置也可以改變輸出時鐘的延時。通過設置SDRAM_CLK_OUT(OutTapSel=X)改變輸出的MCLK時鐘相位,補償各種不同的布線延時,可以解決高速數(shù)字電視系統(tǒng)的SDRAM時序問題。

在實際應用中,由于不同整機廠會采用不同廠家的SDRAM,PCB布線也會因為機器結構原因發(fā)生較大變化,時鐘工作頻率和選用器材的不一致性等,都會引起公式(1)、(2)中的參數(shù)發(fā)生變化。這些因素的組合,往往使布線延時問題變得復雜。

AVIA9700SDRAM

時序診斷軟件及測試結果

為了方便開發(fā)人員快速解決問題,本文利用AVIA9700內置SDRAM控制器提供的時鐘延時補償機制,設計了一個診斷工具。

基于AVIA9700數(shù)字電視接收機,由于PCB、元器件、系統(tǒng)頻率都已經定型,影響布線延時的電氣特性已經固化。通過改變SDRAM_CLK_IN和SDRAM_CLK_OUT組合,設計人員可以測試不同組合下的SDRAM訪問錯誤率,根據(jù)錯誤率統(tǒng)計數(shù)據(jù)制成統(tǒng)計圖,如圖3所示。圖中縱坐標為SDRAM_CLK_IN,由于寄存器是8位,因此選取坐標取值范圍在0~255之間(28);橫坐標為SDRAM_CLK_OUT,取值范圍也在0~255之間。對該范圍內的某一點所對應的寄存器設置,診斷軟件都要自動重復10000次讀寫操作。設計人員可以利用最后生成的圖形,快速準確地選定SDRAM_CLK_IN和SDRAM_CLK_OUT的值,并將其固化在最終生產版本的軟件中。

圖3SDRAM時序測試統(tǒng)計圖

圖3SDRAM時序測試統(tǒng)計圖這里,補償參數(shù)的選擇原則是,組合值需要在測試圖中無錯區(qū)域的中心,且距離邊界大于25。結語通過實驗發(fā)現(xiàn),在高速數(shù)字系統(tǒng)設計中,通過SDRAM控制器來補償布線延時可以很好地解決SDRAM時序問題。

中傳動網(wǎng)版權與免責聲明:

凡本網(wǎng)注明[來源:中國傳動網(wǎng)]的所有文字、圖片、音視和視頻文件,版權均為中國傳動網(wǎng)(www.wangxinlc.cn)獨家所有。如需轉載請與0755-82949061聯(lián)系。任何媒體、網(wǎng)站或個人轉載使用時須注明來源“中國傳動網(wǎng)”,違反者本網(wǎng)將追究其法律責任。

本網(wǎng)轉載并注明其他來源的稿件,均來自互聯(lián)網(wǎng)或業(yè)內投稿人士,版權屬于原版權人。轉載請保留稿件來源及作者,禁止擅自篡改,違者自負版權法律責任。

如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網(wǎng)聯(lián)系,否則視為放棄相關權利。

關注伺服與運動控制公眾號獲取更多資訊

關注直驅與傳動公眾號獲取更多資訊

關注中國傳動網(wǎng)公眾號獲取更多資訊

最新新聞
查看更多資訊

熱搜詞
  • 運動控制
  • 伺服系統(tǒng)
  • 機器視覺
  • 機械傳動
  • 編碼器
  • 直驅系統(tǒng)
  • 工業(yè)電源
  • 電力電子
  • 工業(yè)互聯(lián)
  • 高壓變頻器
  • 中低壓變頻器
  • 傳感器
  • 人機界面
  • PLC
  • 電氣聯(lián)接
  • 工業(yè)機器人
  • 低壓電器
  • 機柜
回頂部
點贊 0
取消 0